Trong khi không thiếu các phần tái tạo dựa trên bộ xử lý truyền thống của FPGA, chúng tôi luôn thích thấy một cách tiếp cận mới. Tháng trước [một số lần lắp ráp cần thiết] đã gặp khó khăn để tạo lại một máy tính truyền thống từ việc lên mặt đất cũng như bắt đầu với việc triển khai 6502 trong Verilog. Bạn có thể thấy trong video thứ hai bên dưới rằng anh ấy đã tạo ra sự phát triển tuyệt vời cũng như rõ ràng có nhiều video hơn để đến.
Hướng ROL là chủ đề của video thứ hai. Chúng tôi thích cách tiếp cận của việc xem theo hướng nào cũng như chính xác có bao nhiêu chu kỳ khác nhau trên các biến thể khác nhau, nó luôn luôn tuyệt vời để đảm bảo bạn hiểu chính xác những gì bạn đang cố gắng đạt được trước khi bắt đầu.
Chúng ta tương tự như vậy, hướng dẫn đã sử dụng một vài tính năng hấp dẫn hơn của Vivado như xác minh tự động. Ngay cả khi bạn có kinh nghiệm với Verilog, có một số lời khuyên tuyệt vời ở đây.
Cuối cùng, anh ấy vẫn là một phương pháp tuyệt vời từ mục tiêu cuối cùng của anh ấy, tuy nhiên nó xuất hiện như anh ấy sẽ đến đó cũng như chúng tôi sẽ nghĩ về việc nhìn thấy phần còn lại của loạt video khi nó hoàn thành.
6502 là một mục tiêu tái cấu trúc nổi bật. Một trong những công cụ này sử dụng công việc này là Visual 6502 mà chúng tôi đã đề cập trước đó. Điều đó cũng có cùng mô phỏng có các mục tiêu ARM1 cũng như 6800.